Hinterlass eine Nachricht
Wir rufen Sie bald zurück!
Ihre Nachricht muss zwischen 20 und 3.000 Zeichen enthalten!
Bitte überprüfen Sie Ihre E-Mail!
Mehr Informationen ermöglichen eine bessere Kommunikation.
Erfolgreich eingereicht!
Wir rufen Sie bald zurück!
Hinterlass eine Nachricht
Wir rufen Sie bald zurück!
Ihre Nachricht muss zwischen 20 und 3.000 Zeichen enthalten!
Bitte überprüfen Sie Ihre E-Mail!
—— Nishikawa aus Japan
—— Luis aus den Vereinigten Staaten
—— Richardg aus Deutschland
—— Tim aus Malaysia
—— Vincent aus Russland
—— Nishikawa aus Japan
—— Sam aus den Vereinigten Staaten
—— Lina aus Deutschland
Programmierbare Logik IC der geringen Energie der Versorgungs-Mikrochip-Hochleistungs-A3P250-FGG256I
Produkt-Beschreibung
A3P250-FGG256I Geräte haben bis 1 Million Systemtore, gestützt mit bis 144 kbits Benutzer SRAM und bis 300 I/Os des wahren Doppel-hafens.
Eigenschaft
700 Mbps DDR, LVDS-fähiges I/Os (A3P250 und oben genannte)
Operation der Misch-Spannungs-1.5V, 1.8V, 2.5V und 3.3V
Stromversorgungs-Spannungs-Unterstützung der breiten Palette pro JESD8-B, I/Os von 2.7V zu 3.6V funktionieren lassend
Bank-auswählbare Input-/Outputspannungen-oben zu 4 Banken pro Chip
Unsymmetrische Input-/Outputstandards: LVTTL, LVCMOS 3.3V/2.5V/1.8V/1.5V, 3.3V PCI/3.3V PCI-X und LVCMOS 2.5V/5.0V gaben ein
Differenziale Input-/Outputstandards: LVPECL, LVDS, B-LVDS und M-LVDS
Input/Output registriert auf Input, Ertrag und ermöglicht Wegen
Heiß-austauschbares und kaltes Sparsamkeitsi/os
Gestützt nur durch Geräte A3P030.
Programmierbare Ertrag-Anstiegsgeschwindigkeit und Antriebs-Stärke
Schwach ziehen Sie /-Down hoch
Grenzscan-Test IEEE 1149,1 (JTAG)
Pin-kompatible Pakete über der Familie ProASIC 3