STSPC 56EL60L5CBFSRAutomobil 120MHz 32-Bit-Leistungsarchitektur MCU
Beschreibung vonSPC 56EL60L5CBFSR
Die Mikrocontroller der Leopard-Serie sind System-on-Chip-Geräte, die auf der Power Architecture-Technologie basieren und Verbesserungen enthalten, die die Architektur für eingebettete Anwendungen verbessern.Einheitliche Datenverarbeitungsanlagen (DSP), erweiterter Analog-Digital-Wandler, Controller Area Network und ein verbessertes modulares Eingangs-Ausgangssystem.
SPC 56EL60L5CBFSR32-Bit-Mikrocontroller sind die neueste Errungenschaft bei integrierten Steuerungen für Automobilanwendungen.Es gehört zu einer wachsenden Reihe von Produkten für die Automobilindustrie, die für die elektrische hydraulische Servolenkung (EHPS) entwickelt wurdenDer fortschrittliche und kosteneffiziente Host-Prozessor-Kern desSPC 56EL60L5CBFSRDie Fahrzeugsteuerungsfamilie entspricht der Kategorie "Eingebettete Leistungsarchitektur".Es arbeitet mit Geschwindigkeiten von bis zu 120 MHz und bietet eine hochleistungsfähige Verarbeitung, die für einen geringen Stromverbrauch optimiert istEs nutzt die verfügbare Entwicklungsinfrastruktur der aktuellen Power Architecture-Geräte und wird mit Software-Treibern unterstützt,Betriebssysteme und Konfigurationscode zur Unterstützung der Nutzer.
Merkmale derSPC 56EL60L5CBFSR
Hochleistungs-e200z4d-Doppelkern
32-Bit-CPU mit Power Architecture®-Technologie
Kernfrequenz bis 120 MHz
Doppelemissions-Fünfstufenkern
Variable Length Encoding (VLE) (Codierung mit variabler Länge)
Speicherverwaltungseinheit (MMU)
4 KB-Befehls-Cache mit Fehlerkennungskode
Signalverarbeitungsmaschine (SPE)
Speicher verfügbar
1 MB Flashspeicher mit ECC
128 KB SRAM auf dem Chip mit ECC
Eingebettete RWW-Funktionen für die EEPROM-Emulation
Innovatives Sicherheitskonzept SIL3/ASILD: LockStep-Modus und Ausfallsicherung
Sphäre der Replikation (SoR) für Schlüsselkomponenten (z. B. CPU-Kern, eDMA, Querschnittsschalter)
Fehlersuche und -kontrolle (FCCU)
Überschüssige Kontroll- und Überprüfungseinheit (RCCU) bei den Ausgängen der an die FCCU angeschlossenen SoR
Boot-time Built-In Self-Test für Speicher (MBIST) und Logik (LBIST) durch Hardware ausgelöst
Bootzeit-Eingebettete Selbstprüfung für ADC und Flash-Speicher, ausgelöst durch Software
Replizierte Sicherheit verbesserte Wachhund
Replizierter Temperatursensor für die Verbindung
Nicht maskierbare Unterbrechung (NMI)
16-Region-Speicherschutz-Einheit (MPU)
Uhrüberwachungseinheiten (CMU)
Leistungsmanagement-Einheit (PMU)
Zyklische Redundanzprüfungseinheit (CRC)
Entkoppelter Parallelmodus für die Hochleistungsnutzung replizierter Kerne
Nexus-Schnittstelle der Klasse 3+
Unterbrechungen
Replizierte 16-Priorität-Steuerung
Replizierte 16-Kanal-E-DMA-Steuerung
GPIOs, die individuell als Eingangs-, Ausgangs- oder Spezialfunktion programmierbar sind
Drei 6-Kanal-E-Timer-Einheiten für allgemeine Zwecke
2 FlexPWM-Einheiten
Vier 16-Bit-Kanäle pro Modul
Kommunikationsschnittstellen
2 LINFlexD-Kanäle
3 DSPI-Kanäle mit automatischer Chip-Selektion
2 FlexCAN-Schnittstellen (2.0B Active) mit 32 Nachrichtenobjekten
FlexRay-Modul (V2.1 Rev. A) mit 2 Kanälen, 64 Nachrichtenpuffern und Datenraten von bis zu 10 Mbit/s
Zwei 12-Bit-Analog-Digital-Wandler (ADC)
16 Eingangskanäle
Programmierbare Kreuz-Trigger-Einheit (CTU) zur Synchronisierung der Umwandlung von ADCs mit Timer und PWM
Sinewellengenerator (D/A mit Niedrigpassfilter)
Auf dem Chip befindlicher CAN/UART-Bootstrap-Lader
Einzelspannungszufuhr von 3,0 V bis 3,6 V
Umgebungstemperaturbereich von 40 °C bis 125 °C
Temperaturbereich der Kreuzung zwischen 40 °C und 150 °C
Ansprechpartner: Mr. Sales Manager
Telefon: 86-13410018555
Faxen: 86-0755-83957753